fpga-systems-magazine

Руководство от Adam Taylor: Высокоуровневый синтез становится проще, на примере SLX FPGA

KeisN13
08.11.2019 09:55
1250
3
0.0
Мы уже упоминали несколько раз в нашей новостной ленте о компании Silexica и их продукте SLX FPGA - система проектирования с использованием инструментов высокоуровнего синтеза HLS. 
В своей новой статье Adam Taylor демонстрирует небольшой практикум использования SLX FPGA на примере разработки PID и CVD алгоритмов. Имплементация с плавающей точкой в FPGA звучит вполне заманчиво и размеется представляет интерес сколько ресурсов такая реализация займёт? Ответ в статье.

1250
3
0.0

Всего комментариев : 3
avatar
1 i_sharin • 18:07, 08.11.2019
Меня пугает, когда людей даже в иллюстративных целях пытаются научить делать из двухстрочной PID формулы IP core на 14к LUT... мы уже наблюдали все это в эволюции софта, пришло время примитивизации и цифрового дизайна...
avatar
0
2 TestUser_0 • 19:05, 08.11.2019
Как оцениваете количество времени, которое потратите на имплемент этой формулы с плавающей точкой на хдл?
avatar
3 Бекренёв • 01:23, 09.11.2019
Бороться с тем, что читают только заголовки и аннотации, бесполезно. 

PID в статье только упоминается.

Количество ресурсов можно уменьшить, пожертвовав либо точностью (заменив float на fixed_point), либо задержкой.
avatar

FPGA-Systems – это живое, постоянно обновляемое и растущее сообщество.
Хочешь быть в курсе всех новостей и актуальных событий в области?
Подпишись на рассылку

ePN