Архив новостей из мира FPGA
Xilinx на выставке All over IP в России
Компания Avnet Silica и компания КТЦ "Инлайн Груп", при поддержке компании Xilinx, принимает участие в выставке All-Over-IP
На выставке будет представлен стенд Avnet Silica / Xilinx на котором будут демонстрироваться решен
...
Читать дальше »
1057
Изучаем HLS. Ryan Kastner, Janarbek Matai, and Stephen Neuendorffer, “Parallel Programming for FPGAs“
Размер, сложность и количество проектов на FPGA растут, а время, дающееся на разработку, катастрофически падает. Отладку FPGA дизайна раньше путали с "настройкой", а теперь вообще не отводят на это время. В результате тестируют пользователи, и цена ошибки становится непомерной.
С точки зрения
...
Читать дальше »
1140
0
Руководство от Adam Taylor: Высокоуровневый синтез становится проще, на примере SLX FPGA
Мы уже упоминали несколько раз в нашей новостной ленте о компании Silexica и их продукте SLX FPGA - система проектирования с использованием инструментов высокоуровнего синтеза HLS.  ... Читать дальше »
1264
3
Разборки высокопроизводительных ПЛИС: Сказка о трех городах
Не так часто появляются хорошие обзорно-аналитические статьи, в которых рассматриваются многие аспекты современных самых высокопроизводительных ПЛИС. Не так давно на сайте www.eejournal.com третья статья из серии "Разборки высокопроизводи ... Читать дальше »
1080
0
Вебинар: Введение в пользовательские процессоры обработки изображений с использованием технологий Xilinx
Процессор обработки изображений Image Signal Processors (ISP) - это блок обработки данных внутри любой фото или видеокамеры, которые конвертируют сырые выходные данные сенсора в картинку или видео.
Несмотря на то, что изначально ISP были построены на основе процессоров цифровой обработки сигналов (digital signal processors (DSPs)), высокопроизводительные видеостандарты сегодня требуют специализированных кастомных аппаратных блоков для решения задач обработки видео и изображений. Недостатком кастомных узкоспециализированных процессоров является необходимость наличия большого рынка сбыта, чтобы вкладываемые в его разработку средства могли себя окупить. Как следствие этого, ISP сегодня - это лишь субмодули общего системного контроллера, так же известные как стандартный процессор конкретных приложений ASSP. Как правило, ASSP вставляются в массовые продукты, такие как телефоны или спортивные камеры.
Но что же делать если в конечном устройстве должны быть реализован другие алгоритмы и выполнять оно должно другие задачи обработки видео и изображений?
... Читать дальше »
1102
0
Вебинар: Обзор второго поколения архитектуры Intel® Hyperflex™ в устройствах Intel Agilex™
Компания Intel проводит вебинар, посвящённый обзору второго поколения архитектуры ntel® Hyperflex™ в устройствах Intel Agilex™, которые обладают до 40% более высокой производительностью и до 40% меньшей потребляемой мощностью. по сравнению с высокопроизводительными FPGA предыдущего поколения ... Читать дальше »
976
0
Intel анонсировала свою самую большую FPGA в мире
Компания Intel сегодня опубликовала статью о том, что первые образцы самой большой (по версии компании Intel) FPGA в мире отгружены заказчикам. Ёмкостью в 10.2 млн логических элемента обладает ПЛИС Stratix 10 GX 10M, что в 3.7 раза больше чем у предыдущего лидера емкости среди серии Intel Stratix 10 GX ... Читать дальше »
1461
0
Vivado 2019.2
Доступна для скачивания новая версия Vivado 2019.2
Что нового?
... Читать дальше »1898
1
Приглашение на технический семинар по ПЛИС Intel FPGA в Ростове-на-Дону
Приглашаем Вас принять участие в техническом семинаре по ПЛИС Intel FPGA.
Компания Гамма, официальный партнер компании Intel FPGA, совместно с компанией Arrow и представителями Центра Программируемой Электроники Университета ИТМО (г. Санкт-Петербург) проводит однодневный семинар, посвященный особенностям временных ограничений и работе с трансиверами в ПЛИС Intel FPGA.
Дата и место проведения
20 Ноября 2019
Ростов-на-Дону. Ворошиловский прос., 35/107, Гостиница Mercure, конференц-зал «Парамонов»
Программа семинара
- 9.45 — 10.30 Обзор решений Intel FPGA. 10-ое семейство ПЛИС: MAX10, Cyclone10, Arria10, Stratix10
- 10.30 — 11.15 Введение. Использование временных ограничений в среде Quartus Prime
- 11.15 — 11.30 Перерыв
- 11.30 — 12.30 Использование временных ограничений в среде Quartus Prime
- 12.30 — 13.00 Организация системы питания ПЛИС
-
...
Читать дальше »
1128
1
Achronix и BittWare представили свою карту-ускоритель на базе ПЛИС
Компания Achronix Semiconductor Corporation - лидер в области высокопроизводительных решений на базе eFPGA и компания BittWare (Molex) анонсировали новый класс карт ускорителей на базе FPGA для высокопроизводительных вычислений и приложений обработки данных. Карта ускоритель ... Читать дальше »
1184
0
0