Разработка систем SDR с использованием Aldec HES - 28 Июля 2021 - FPGA-Systems
Начните статью со страницы мотивации

Разработка систем SDR с использованием Aldec HES

gnu radio, hes, SDR, aldec

Автор: KeisN13

Дата: 28.07.2021 07:00

Категория:Заметка

346

0

По мере развития телекоммуникационных технологий наблюдается постоянно растущая тенденция к разработке высокопроизводительных систем радиосвязи. 

Программно-определяемое радио (SDR) является ярким примером. Значительную часть цифровой обработки сигналов стало возможно выполнять на процессорах общего назначения, что открыло двери для новых возможностей разработки высококачественных систем обработки сигналов.

В этом блоге представлен пример системы, реализующей передачу данных по аналоговому каналу с модуляцией QPSK. Инструменты Aldec EDA и плата FPGA Aldec HES использовались для разработки приложений real-time цифровой обработки сигналов в  вместе с набором инструментов GNU Radio.

 Перейти к статье

Всего комментариев : 0
avatar

Рекомендуем ознакомиться

Xilinx на Суперкомпьютерных днях в России

Подробнее

Вебинар

Ускорение процесса проектирования печатных плат с использованием ПЛИС

Подробнее

Обзор архитектуры Intel® Hyperflex™ для устройств Intel Agilex™

Подробнее

Вебинар

Увеличение продуктивности верификации RTL кода в Matlab и Simulink

Подробнее

Мероприятия

oneAPI Саммит 2021

Подробнее

Последние статьи нашего сообщества

Познавательное

Вычисление двоичного логарифма итерационным методом на ПЛИС

Подробнее

Познавательное

Искусство отладки FPGA: как сократить срок тестирования за счет грамотной разработки

Подробнее

Прочее

Быстрый старт: поднимаем PCIe (xdma)

Подробнее

Среды разработки

Применение System Generator для моделирования HDL-блоков на примере системы автоматической регулировки усиления

Подробнее

Верификация

UVM общие сведения и организация методологии

Подробнее

ЦОС

Реализация базовых компонентов ЦОС : Комплексный умножитель

Подробнее

Познавательное

Асинхронный и синхронный сброс: Методы проектирования - часть вторая (раздел 5)

Подробнее

Общее

Асинхронный и синхронный сброс: Методы проектирования - часть вторая (раздел 4)

Подробнее

Общее

Асинхронный и синхронный сброс: Методы проектирования - часть вторая (разделы 1, 2, 3)

Подробнее
Все статьи

Календарь актуальных событий и мероприятий

Вебинар (состоится )

Портирование свёрточных нейронных сетей на платформу Xilinx Zynq Ultrascale Plus и ускорение их работы

Подробнее

Вебинар (состоится )

Двухдневный семинар по Xilinx Versal от Doulos 15-16.09 или 29-30.09 без оплаты.

Подробнее

Мероприятия (состоится )

Конкурс от Xlinix "Adaptive Computing Challenge 2021"

Подробнее

Мероприятия (состоится 14-16 сен 2021)

Сколковская школа синтеза цифровых схем снова открывает свои двери!

Подробнее

Вебинар (состоится 2 сен 2021)

Что нового в OSVVM?

Подробнее

Вебинар (состоится 7-сен-2021)

SoM-модули Kria – ускорение и удешевление разработки устройств с машинным зрением и ИИ. Теория и практика.

Подробнее

Мероприятия (состоится )

Российский Форум Микроэлектроника-2021, 3–9 октября 2021 года, Алушта

Подробнее

Мероприятия (состоится )

Synopsys Verification Day 2021

Подробнее

Мероприятия (состоится )

Серия бесплатных тренингов по FPGA от Microchip

Подробнее

Мероприятия (состоится )

Конференция FPGA Verification Day 2021

Подробнее
Все предстоящие события

FPGA-Systems – это живое, постоянно обновляемое и растущее сообщество.
Хочешь быть в курсе всех новостей и актуальных событий в области?
Подпишись на рассылку