Как быстро завершить верификацию CDC+RDC с помощью иерархических методологий - 8 Ноября 2021 - FPGA-Systems
Встреча ПЛИСоводов в Мск и СПб
Не пропусти встречу FPGA разработчиков в Мск и СПб!

Как быстро завершить верификацию CDC+RDC с помощью иерархических методологий

rdc, вебинар, cdc, Questa

Автор: KeisN13

Дата: 08.11.2021 14:01

Категория:Вебинар

186

0

Методологии разработки, которые не соответствуют возрастающей сложности и размеру проекта, в конечном итоге не дадут результатов. Иерархические методологии верификации дают возможность разделить и покорить более крупные и сложные проекты. Однако, если проект для анализа разбивается на части, то возникают рискованные компромиссы – страдает либо точность, либо производительность. На этом вебинаре будут показаны способы решения сложных задач проектирования с помощью иерархического подхода, который не теряет точности и производительности.

Мы покажем, как правильно развертывать иерархические методологии в CDC и RDC таким образом, чтобы ни точность, ни производительность, ожидаемые от иерархического подхода, не подвергались риску.

Чему Вы Научитесь:

  • Когда следует рассмотреть возможность развертывания иерархического подхода для CDC и RDC
  • Какие проблемы могут возникнуть в результате применения иерархического подхода
  • Как использовать иерархический подход для обеспечения максимальной выгоды без ущерба для точности

Целевая аудитория:

  • Инженеры-разработчики, инженеры-верификаторы и руководители проектов

Охватываемые Продукты:


Вебинар состоится 9 ноября 2021
Время проведения 19:00-20:00 по Москве
Подробности и ссылка на регистрацию

Всего комментариев : 0

Рекомендуем ознакомиться

Вебинар

Вебинар: Адаптивное развертывание ИИ с помощью VITIS AI

Подробнее

Вебинар

Вебинар: Ускорение периферийных вычислений с помощью ПЛИС

Подробнее

Видео: Презентация Xilinx Versal Premium на виртуальной выставке OFC2020

Подробнее

О разработке на Плис в соответствии с DO254

Подробнее

Заметка

HBM2 и тензорные блоки ключевые особенности Intel FPGA

Подробнее
Чуть больше преимуществ для наших патронов на Patreon

Последние статьи нашего сообщества

Познавательное

Поточное вычисление двоичного логарифма

Подробнее

Верификация

Верификация проблем с пересечением тактовых сигналов в ПЛИС с помощью ALINT-PRO

Подробнее

SystemVerilog

Статическое в SystemVerilog

Подробнее

Xilinx Vivado

Стратегии оптимизации HDL-кода и синтезатора нетлиста для FPGA

Подробнее

Инструкции к сайту

Оформление статей для сборника

Подробнее

Общее

Основы статического временного анализа. Часть 1: Period Constraint.

Подробнее

Познавательное

Вычисление двоичного логарифма итерационным методом на ПЛИС

Подробнее

Познавательное

Искусство отладки FPGA: как сократить срок тестирования за счет грамотной разработки

Подробнее

Прочее

Быстрый старт: поднимаем PCIe (xdma)

Подробнее
Все статьи

Календарь актуальных событий и мероприятий

Вебинар (состоится )

Платформа прототипирования СБИС и СФ-блоков от Siemens EDA

Подробнее

Вебинар (состоится 13-ноя-2021)

Сто вопросов к основателю FPGA комьюнити

Подробнее

Вебинар (состоится )

Вебинар «Разработка на ПЛИС с применением IP-ядер российского производства»

Подробнее

Мероприятия (состоится )

День технологий Intel FPGA

Подробнее

Вебинар (состоится 16-17-ноя-2021)

Вебинар о инструментах разработки на языках C и C++ для ПЛИС Microchip — 16 и 17 ноября в 15.00(мск)

Подробнее

Вебинар (состоится )

Как быстро завершить верификацию CDC+RDC с помощью иерархических методологий

Подробнее

Вебинар (состоится 11-ноя02021)

Formal 101 - Независимость от данных и Non-Determinism

Подробнее

Мероприятия (состоится )

Конференция OpenTapeOut

Подробнее

Вебинар (состоится )

Проходим туториал по Questa Sim - FPGA Monkey Stream #36

Подробнее

Мероприятия (состоится )

Итоги 7-го Российского Форума «Микроэлектроника 2021»

Подробнее
Все предстоящие события

Объявления

Ищу сотрудников

Инженер-программист ПЛИС

Подробнее

Ищу сотрудников

Инженер-программист ПЛИС г. Москва

Подробнее

Продам

QMTECH Xilinx SoC zynq 7000 отладочная плата

Подробнее

Ищу сотрудников

Инженер-верификатор (UVM)

Подробнее

Продам

Курс по VHDL

Подробнее

Ищу сотрудников

Инженер-разработчик на ПЛИС Москва\Гибрид, гибкий график full time

Подробнее

Ищу сотрудников

Верификация SoC, инженер или старший инженер

Подробнее

Ищу сотрудников

FPGA-инженер встраиваемых систем (нейроинтерфейсы) в SberDevices

Подробнее

Ищу сотрудников

Вакансия SoC/FPGA design verification engineer_R&D центр SK hynix

Подробнее
Все объявления

FPGA-Systems – это живое, постоянно обновляемое и растущее сообщество.
Хочешь быть в курсе всех новостей и актуальных событий в области?
Подпишись на рассылку