Компания Microchip приобретает HLS разработчика LegUp - 26 Октября 2020 - FPGA-Systems

Компания Microchip приобретает HLS разработчика LegUp

polarfire, microchip, hls, legup

Автор: KeisN13

Дата: 26.10.2020 11:41

Категория:Заметка

131

0

Компания Microchip Technology приобрела компанию LegUp Computing из Торонто, расширив свой стек решений edge compute на базе FPGA с помощью инструмента высокоуровнего синтеза high-level synthesis (HLS).

Инструмент LegUp HLS, как и любой другой HLS инструмент,  фокусируется на ускорении разработки алгоритмов и их реализации на базе FPGA/SoC, в данном случе на  FPGA/SoC PolarFire от компании Microchip  (Microsemi/Actel)

"Команда LegUp приносит нам богатый опыт в области высокоуровнего синтеза и связанных с ним технологий, поскольку мы продолжаем оптимизировать возможности и инструменты нашей среды проектирования для наших клиентов PolarFire FPGA и PolarFire SoC», - сказал Брюс Вейер, вице-президент бизнес-подразделения FPGA в Microchip. «Приобретение также дает нашим традиционным клиентам Microchip MCU и MPU возможность использовать FPGA в качестве ускорителей с помощью простого в использовании компилятора, который существенно повысит продуктивность их проектирования и производительность системы, сократив время их вывода на рынок».

Инструмент LegUp HLS будет использоваться вместе с комплектом разработки программного обеспечения VectorBlox Accelerator от Microchip и VectorBlox Neural Networking IP, чтобы обеспечить полный стек интерфейсных решений для разработчиков алгоритмов C/C++, которые хотят работать с устройствами PolarFire FPGA и PolarFire SoC без необходимости понимания основных тонкостей разработки RTL.

Инженеры-программисты, нуждающиеся в аппаратном ускорении, требуют производительности и энергоэффективности, а также ищут инструменты, обладающие более высоким уровнем абстракции для аппаратного обеспечения, которое будет реализовывать их вычислительные алгоритмы”, - сказал Эндрю Канис, генеральный директор LegUp Computing, ныне входящей в состав Microchip. “Мы очень рады быть частью команды, которая будет способствовать быстрым инновациям для передовых вычислительных приложений, поскольку мы позволяем разработчикам использовать инновационные программные алгоритмы, разработанные на C/C++, для переноса на маломощные, энерго-  и вычислительно эффективные Плис PolarFire и SoC.

Microchip в скором времени сделает инструмент LegUp HLS доступным для клиентов по программе  раннего доступа и сделает его доступным для всех  в первой половине 2021 года.

 

Всего комментариев : 0
avatar

Последние статьи нашего сообщества

Познавательное

Обзор научных работ, связанных с FPGA

Подробнее

Аналитика и обзоры

Пролог: Исследование Функциональной Верификации Исследовательской Группы Уилсона 2020 Года

Подробнее

High Level Synthesis

Основы AXI часть 7 - Подключение к PS с помощью AXI4-Lite и Vitis HLS

Подробнее

Xilinx Vivado

Vivado Quality of Result (Перевод статьи MicroZed Chronicles)

Подробнее

High Level Synthesis

Основы AXI часть 6 – Введение в AXI4-Lite в Vitis HLS (часть 1)

Подробнее

High Level Synthesis

Сможет ли HLS код побить HDL по производительности?

Подробнее

Vunit

Проведение тестирования проекта с помощью VUnit

Подробнее

Познавательное

Разработка на FPGA – Хорошая, плохая и отторгающая

Подробнее

Microblaze

Создание многопроцессорной системы в Vitis: Zynq + MicroBlaze

Подробнее

Обзор

Китай, GOWIN, АО "Восток", ПЛИС - лучше меньше, да лучше!

Подробнее
Все статьи

Календарь актуальных событий и мероприятий

Вебинар (состоится 27.11.20)

Новые возможности VHDL2019

Подробнее

Мероприятия (состоится 20.11.20)

FPGA конференция и хакатон от Intel и Nokia

Подробнее

Мероприятия (состоится 12-13.11.2020)

Саммит разработчиков oneAPI 2020

Подробнее

Вебинар (состоится 01.12.20)

Вебинар: Accelerating Data Channels to 112 Gbps PAM4: A Case Study in Real-World FPGA Implementation

Подробнее

Вебинар (состоится 10.11.2020)

Реализация глубоких нейронных сетей на ПЛИС

Подробнее

Вебинар (состоится 16.11.2020)

Преодоление энергетических, габаритных и других конструктивных ограничений с помощью возможностей Плис

Подробнее

Вебинар (состоится 28.10.2020)

Написание структурированных тестбенчей на VHDL

Подробнее

Вебинар (состоится 17-19.11.2020)

Виртуальная конференция 'Функциональная безопасность'

Подробнее

Вебинар (состоится )

Вебинар: презентация HLS решений для ASIC/FPGA от компании Silexica

Подробнее

Вебинар (состоится 20.10.2020)

Вебинар: продукция компании GoWin

Подробнее
Все предстоящие события

FPGA-Systems – это живое, постоянно обновляемое и растущее сообщество.
Хочешь быть в курсе всех новостей и актуальных событий в области?
Подпишись на рассылку