Расписание бесплатных тренингов по Intel FPGA на август'21 - 2 Августа 2021 - FPGA-Systems
Начните статью со страницы мотивации

Расписание бесплатных тренингов по Intel FPGA на август'21

intel, Seminar, Training, Webinar

Автор: konstantin_dobrosolec

Дата: 02.08.2021 16:32

Категория:Вебинар

381

1

Компания Intel продолжает регулярно проводить бесплатные тренинги по FPGA. Тренинги проводятся в on-line режиме и подразумевают общение с инструктором, что дает возможность задавать вопросы. С актуальным расписанием тренингов с инструктором можно ознакомиться по ссылке

Ниже расписание на август 21го года:

4,5 августа (9:00am-1:30pm Pacific Time)
Intel® Quartus® Prime Foundation

https://www.intel.com/content/www/us/en/programmable/support/training/course/idsw110.html
Регистрация

4,5 августа (9:00am-1:30pm Pacific Time)
Using Intel® SoC FPGAs

https://www.intel.com/content/www/us/en/programmable/support/training/course/isoc103.html
Регистрация

9 августа (8:00am-12:00pm Pacific Time)
Embedded Nios® Processor & Platform Designer
https://www.intel.com/content/www/us/en/programmable/support/training/course/iuwnios.html
Регистрация

8, 9 августа (10:00 am-2:30 pm Central European Time CEST)
Performance Optimization with Intel® Hyperflex™ Architecture

https://www.intel.com/content/www/us/en/programmable/support/training/course/is10perf.html
Регистрация

11, 12 августа (9:00am-1:30pm Pacific Time)
The Intel® Quartus® Prime Software: Foundation for Xilinx Vivado Design Suite Users

https://www.intel.com/content/www/us/en/programmable/support/training/course/iv2q.html
Регистрация

11, 12 августа (9:00am-1:30pm Pacific Time)
Intel Quartus Prime Software Debug Tools

https://www.intel.com/content/www/us/en/programmable/support/training/course/idsw135.html
Регистрация

16 августа  (8:00am-12:00pm Pacific Time)
University Instructor-led Lab: Introduction to FPGAs and the Intel® Quartus® Prime Software

https://www.intel.com/content/www/us/en/programmable/support/training/course/iuwintro.html
Регистрация

16, 17 августа (10:00 am-2:30 pm Central European Time CEST)
Advanced Optimization with Intel® Hyperflex™ Architecture

https://www.intel.com/content/www/us/en/programmable/support/training/course/is10adv.html
Регистрация

18, 19 августа (9:00am-1:30pm Pacific Time)
Performance Optimization with Intel® Hyperflex™ Architecture

https://www.intel.com/content/www/us/en/programmable/support/training/course/is10perf.html
Регистрация

23, 24 августа (9:00am-1:30pm Pacific Time)
Advanced Optimization with Intel® Hyperflex™ Architecture
https://www.intel.com/content/www/us/en/programmable/support/training/course/is10adv.html
Регистрация

25, 26 августа (9:00am-1:30pm Pacific Time)
Introduction to Verilog HDL

https://www.intel.com/content/www/us/en/programmable/support/training/course/ihdl120.html
Регистрация

30, 31 августа (10:00 am-2:30 pm Central European Time CEST)
The Intel® Hyperflex™ FPGA Optimization Workshop

https://www.intel.com/content/www/us/en/programmable/support/training/course/is10wkshp.html
Регистрация

Всего комментариев : 1
avatar
0
1 KeisN13 • 16:44, 03.08.2021
На тему тренингов: есть серия мини-семинаров, которая называется "Ask An Expert" - это q&a сиссии с экспертом по теме. Уже прошли четыре, с записями можно ознакомиться по ссылкам:
Getting to Timing Closure Faster - 
Intel Quartus Prime Tools - 
Platform Designer - 
Debugging with Signal Tap -
avatar

Рекомендуем ознакомиться

Вебинар

Врываемся в FPGA с Basys3 - воркшоп в двух частях

Подробнее

Заметка

О подключении второго HDMI монитора к Raspberry Pi3 через DPI интерфейс и FPGA плату

Подробнее

Руководство

Руководство: Цикл статей по сборке PetaLinux для СнК Xilinx Zynq

Подробнее

Руководство

Руководство: Использование памяти Everspin 1Gb STT-MRAM с Xilinx контроллером DDR4

Подробнее

Руководство

Новое руководство: Разработка IP-блока с помощью инструментов высокоуровнего синтеза: HLS Часть 3

Подробнее

Последние статьи нашего сообщества

Познавательное

Вычисление двоичного логарифма итерационным методом на ПЛИС

Подробнее

Познавательное

Искусство отладки FPGA: как сократить срок тестирования за счет грамотной разработки

Подробнее

Прочее

Быстрый старт: поднимаем PCIe (xdma)

Подробнее

Среды разработки

Применение System Generator для моделирования HDL-блоков на примере системы автоматической регулировки усиления

Подробнее

Верификация

UVM общие сведения и организация методологии

Подробнее

ЦОС

Реализация базовых компонентов ЦОС : Комплексный умножитель

Подробнее

Познавательное

Асинхронный и синхронный сброс: Методы проектирования - часть вторая (раздел 5)

Подробнее

Общее

Асинхронный и синхронный сброс: Методы проектирования - часть вторая (раздел 4)

Подробнее

Общее

Асинхронный и синхронный сброс: Методы проектирования - часть вторая (разделы 1, 2, 3)

Подробнее
Все статьи

Календарь актуальных событий и мероприятий

Вебинар (состоится )

Портирование свёрточных нейронных сетей на платформу Xilinx Zynq Ultrascale Plus и ускорение их работы

Подробнее

Вебинар (состоится )

Двухдневный семинар по Xilinx Versal от Doulos 15-16.09 или 29-30.09 без оплаты.

Подробнее

Мероприятия (состоится )

Конкурс от Xlinix "Adaptive Computing Challenge 2021"

Подробнее

Мероприятия (состоится 14-16 сен 2021)

Сколковская школа синтеза цифровых схем снова открывает свои двери!

Подробнее

Вебинар (состоится 2 сен 2021)

Что нового в OSVVM?

Подробнее

Вебинар (состоится 7-сен-2021)

SoM-модули Kria – ускорение и удешевление разработки устройств с машинным зрением и ИИ. Теория и практика.

Подробнее

Мероприятия (состоится )

Российский Форум Микроэлектроника-2021, 3–9 октября 2021 года, Алушта

Подробнее

Мероприятия (состоится )

Synopsys Verification Day 2021

Подробнее

Мероприятия (состоится )

Серия бесплатных тренингов по FPGA от Microchip

Подробнее

Мероприятия (состоится )

Конференция FPGA Verification Day 2021

Подробнее
Все предстоящие события

FPGA-Systems – это живое, постоянно обновляемое и растущее сообщество.
Хочешь быть в курсе всех новостей и актуальных событий в области?
Подпишись на рассылку