Вебинар PLC2: Машинное зрение в реальном времени с низким потреблением и системы с искусственным интеллектом - 19 Февраля 2021 - FPGA-Systems

Вебинар PLC2: Машинное зрение в реальном времени с низким потреблением и системы с искусственным интеллектом

машинное обучение, нейронные сети, Xilinx, ПЛИС, технического зрения, FPGA, vitis

Автор: gmlmacrogroup

Дата: 19.02.2021 11:50

Категория:Вебинар

196

0

FPGA - почему архитектура имеет значение?

Вы – инженер, занимающийся вопросами машинного зрения, или разработчик систем с искусственным интеллектом? Наверняка вы хотите знать, почему полезно использовать ПЛИС или СнК от Xilinx для решения ваших задач.

Этот веб-семинар даст вам представление об основных структурах ПЛИС компании Xilinx, основываясь на реальных задачах машинного зрения и ИИ. Также на веб-семинаре продемонстрируют, как среда разработки Vitis и Vitis AI ускоряет различные задачи, включая реализацию системы технического зрения и работу со сверточными нейронными сетями.

Вебинар будет проходить 24 февраля 2021 г. в 18:00 по московскому времени.

Зарегистрироваться

Всего комментариев : 0
avatar

Рекомендуем ознакомиться

Vivado 2019.2

Подробнее

Инструменты FPGA с открытым исходным кодом и поддержка Renode для MCU Core-V

Подробнее

Тренинг: Разработка облачных приложений с Xilinx AI

Подробнее

Повышение производительности разработки с Vivado и SystemVerilog

Подробнее

Вебинар

Вебинар: продукция компании GoWin

Подробнее

Последние статьи нашего сообщества

Xilinx FPGA

ZYNQ HW: EBAZ4205: часть 2

Подробнее

Xilinx FPGA

ZYNQ HW: EBAZ4205: Часть 1

Подробнее

SystemVerilog

UVM тест таблицы sin/cos

Подробнее

Познавательное

FPGA или микроконтроллер: что же выбрать?

Подробнее

Познавательное

Обзор научных работ, связанных с FPGA

Подробнее

Аналитика и обзоры

Пролог: Исследование Функциональной Верификации Исследовательской Группы Уилсона 2020 Года

Подробнее

High Level Synthesis

Основы AXI часть 7 - Подключение к PS с помощью AXI4-Lite и Vitis HLS

Подробнее

Xilinx Vivado

Vivado Quality of Result (Перевод статьи MicroZed Chronicles)

Подробнее

High Level Synthesis

Основы AXI часть 6 – Введение в AXI4-Lite в Vitis HLS (часть 1)

Подробнее

High Level Synthesis

Сможет ли HLS код побить HDL по производительности?

Подробнее
Все статьи

Календарь актуальных событий и мероприятий

Вебинар (состоится 25-02-2021)

Быстрый старт с симулятором ПЛИС Riviera-PRO. Часть 1 - Ввод проекта и моделирование

Подробнее

Вебинар (состоится 24-02-2021)

Вебинар PLC2: Машинное зрение в реальном времени с низким потреблением и системы с искусственным интеллектом

Подробнее

Вебинар (состоится 17-02-2021)

Воркшоп Libero SoC Flash-FPGA

Подробнее

Вебинар (состоится )

Вебинар: все что нужно знать о массивах в SystemVerilog

Подробнее

Вебинар (состоится on-demand)

Три вебинара по Intel Agilex FPGA

Подробнее

Вебинар (состоится 03-02-2021)

Повышение производительности систем на базе FPGA за счёт оптимизации архитектуры памяти

Подробнее

Вебинар (состоится 29-01-2021)

Xilinx Versal ACAP - от ПЛИС к платформе

Подробнее

Мероприятия (состоится 20-01-2021)

Intel FPGA Technology Day EMEA

Подробнее

Мероприятия (состоится )

QuickSilicon зимний хакатон

Подробнее

Вебинар (состоится 14-01-2021)

Microchip PolarFire® SoC FPGA - часть 4

Подробнее
Все предстоящие события

FPGA-Systems – это живое, постоянно обновляемое и растущее сообщество.
Хочешь быть в курсе всех новостей и актуальных событий в области?
Подпишись на рассылку