Автор: ipsh05

Дата: 15.02.2021 16:08

Категория: Ищу сотрудников

362

0

Требуемый опыт работы: 3–6 лет

Полная занятость, полный день

Обязанности:

— Определение требований к проекту ПЛИС;
- Определение методик и принципов разработки;
— разработка архитектуры проекта ПЛИС, функциональных и структурных моделей;
— разработка проектов ПЛИС;
— кодирование на языке описания аппаратуры;
— создание симуляционных моделей
— участие в процессе верификации разработанных проектов;
— участие в испытаниях целевого оборудования;
— сопровождение изготовления образцов изделия;
— участие в проведении испытаний;
— участие в проведении работ по сертификации.

Требования:

  • Высшее профессиональное (техническое) образование;
  • Опыт работы с ПЛИС фирм XILINX, Altera (Intel);
  • Знание принципов цифровой схемотехники;
  • Знание САПР: Quartus; Vivado Design Suite;
  • Знание System Verilog/Verilog или VHDL;
  • Опыт работы с высокоскоростными интерфейсами;
  • Опыт моделирования, верификации и отладки проекта;
  • Опыт написания testbench;
  • Практические навыки использования Git/SVN;
  • Знание английского языка в объеме, необходимом для чтения и понимания технической литературы по направлению деятельности.


Плюсом является:

  • Опыт разработки на ПЛИС семейства Altera: Arria10, Cyclone10 и ПЛИС Xilinx: Zynq-7000, Virtex-7, Kintex-7;
  • Знание современных сетевых технологий Ethernet, STM, SDH, OTN, DWDM;
  • Опыт работы с интерфейсами DDR2/DDR3/DDR4, PCI Express, 1G/10G/100G Ethernet;
  • Знание криптографических алгоритмов и протоколов;
  • Опыт программирования на C.


Условия:

  • Оформление в соответствии с ТК РФ;
  • социальные гарантии (больничный, ежегодный оплачиваемый отпуск);
  • Чай, печеньки.

Контактная информация:

Всего комментариев : 0
avatar

Последние статьи нашего сообщества

Xilinx FPGA

ZYNQ HW: EBAZ4205: часть 2

Подробнее

Xilinx FPGA

ZYNQ HW: EBAZ4205: Часть 1

Подробнее

SystemVerilog

UVM тест таблицы sin/cos

Подробнее

Познавательное

FPGA или микроконтроллер: что же выбрать?

Подробнее

Познавательное

Обзор научных работ, связанных с FPGA

Подробнее

Аналитика и обзоры

Пролог: Исследование Функциональной Верификации Исследовательской Группы Уилсона 2020 Года

Подробнее

High Level Synthesis

Основы AXI часть 7 - Подключение к PS с помощью AXI4-Lite и Vitis HLS

Подробнее

Xilinx Vivado

Vivado Quality of Result (Перевод статьи MicroZed Chronicles)

Подробнее

High Level Synthesis

Основы AXI часть 6 – Введение в AXI4-Lite в Vitis HLS (часть 1)

Подробнее

High Level Synthesis

Сможет ли HLS код побить HDL по производительности?

Подробнее
Все статьи

Календарь актуальных событий и мероприятий

Вебинар (состоится 25-02-2021)

Быстрый старт с симулятором ПЛИС Riviera-PRO. Часть 1 - Ввод проекта и моделирование

Подробнее

Вебинар (состоится 24-02-2021)

Вебинар PLC2: Машинное зрение в реальном времени с низким потреблением и системы с искусственным интеллектом

Подробнее

Вебинар (состоится 17-02-2021)

Воркшоп Libero SoC Flash-FPGA

Подробнее

Вебинар (состоится )

Вебинар: все что нужно знать о массивах в SystemVerilog

Подробнее

Вебинар (состоится on-demand)

Три вебинара по Intel Agilex FPGA

Подробнее

Вебинар (состоится 03-02-2021)

Повышение производительности систем на базе FPGA за счёт оптимизации архитектуры памяти

Подробнее

Вебинар (состоится 29-01-2021)

Xilinx Versal ACAP - от ПЛИС к платформе

Подробнее

Мероприятия (состоится 20-01-2021)

Intel FPGA Technology Day EMEA

Подробнее

Мероприятия (состоится )

QuickSilicon зимний хакатон

Подробнее

Вебинар (состоится 14-01-2021)

Microchip PolarFire® SoC FPGA - часть 4

Подробнее
Все предстоящие события

FPGA-Systems – это живое, постоянно обновляемое и растущее сообщество.
Хочешь быть в курсе всех новостей и актуальных событий в области?
Подпишись на рассылку