FPGA разработчик. Полная занятость (Москва)

systemverilog, verilog

Автор: MaksimBorzov

Дата: 21.01.2021 16:29

Категория: Ищу сотрудников

1986

0

www.kraftway.ru

Занимаемся разработкой материнских плат, видеокамер, коммутаторов и т.п. оборудования.

 

Основной долгоиграющий продукт в работе: Микроконтроллер SSD диска.

Есть первая рабочая версия.

Вторая версия почти готова к отправке на фабрику. 

Планируем уже разработку третей версии.
Там нужно будет принять участие в пересмотре архитектуры продукта.
Сейчас под ARM, планируем RISC-V, но это не точно:-)

 Чем занимаемся:

• Разработка конфигураций для FPGA Xilinx Zynq/UltraScale+;

• Встраивание сторонних IP-блоков, разработка собственных IP-блоков;

• Оптимизация проекта по быстродействию и занимаемым ресурсам;

• Отладка интерфейсов взаимодействия FPGA и встроенного процессора ARM

• Поддержка наследуемого кода, поиск и исправление в нем ошибок

• Добавление в существующие модули новых функциональных возможностей;

как пример задачи: разработка контроллера NVME.

 

Пожелания по опыту/навыкам:

Знание Verilog;

Опыт написания тестбенчей с формированием отчетов;

Опыт работы с Xilinx (ISE/Vivado) / Altera (Intel) (Quartus);

Опыт работы с ПЛИС со встроенными процессорными ядрами (Xilinx Zynq, Intel Cyclone V SoC, Arria 10 SoC);

 

Команда:

5 разработчиков ПЛИС. Verilog/SystemVerilog + смежные команды (математики, физдизайнеры).

2 верификатора.

Redmine/Jira, git.

 

Условия:

Склоняемся больше к офисной работе. Но готовы обсудить и удалёнку/полуудалёнку)

Место работы: м.Алексеевская, 5 мин.пешком от метро, 15 минут от платформы Рижская.

График работы: Пятидневка. 8-часовой рабочий день. Обычно с 10 до 19.

По деньгам: ориентир на 150+ т.р. в месяц.

Всё в белую.

Контактная информация:

Всего комментариев : 0
avatar

Последние статьи нашего сообщества

Xilinx FPGA

ZYNQ HW: EBAZ4205: часть 2

Подробнее

Xilinx FPGA

ZYNQ HW: EBAZ4205: Часть 1

Подробнее

SystemVerilog

UVM тест таблицы sin/cos

Подробнее

Познавательное

FPGA или микроконтроллер: что же выбрать?

Подробнее

Познавательное

Обзор научных работ, связанных с FPGA

Подробнее

Аналитика и обзоры

Пролог: Исследование Функциональной Верификации Исследовательской Группы Уилсона 2020 Года

Подробнее

High Level Synthesis

Основы AXI часть 7 - Подключение к PS с помощью AXI4-Lite и Vitis HLS

Подробнее

Xilinx Vivado

Vivado Quality of Result (Перевод статьи MicroZed Chronicles)

Подробнее

High Level Synthesis

Основы AXI часть 6 – Введение в AXI4-Lite в Vitis HLS (часть 1)

Подробнее

High Level Synthesis

Сможет ли HLS код побить HDL по производительности?

Подробнее
Все статьи

Календарь актуальных событий и мероприятий

Вебинар (состоится 25-02-2021)

Быстрый старт с симулятором ПЛИС Riviera-PRO. Часть 1 - Ввод проекта и моделирование

Подробнее

Вебинар (состоится 24-02-2021)

Вебинар PLC2: Машинное зрение в реальном времени с низким потреблением и системы с искусственным интеллектом

Подробнее

Вебинар (состоится 17-02-2021)

Воркшоп Libero SoC Flash-FPGA

Подробнее

Вебинар (состоится )

Вебинар: все что нужно знать о массивах в SystemVerilog

Подробнее

Вебинар (состоится on-demand)

Три вебинара по Intel Agilex FPGA

Подробнее

Вебинар (состоится 03-02-2021)

Повышение производительности систем на базе FPGA за счёт оптимизации архитектуры памяти

Подробнее

Вебинар (состоится 29-01-2021)

Xilinx Versal ACAP - от ПЛИС к платформе

Подробнее

Мероприятия (состоится 20-01-2021)

Intel FPGA Technology Day EMEA

Подробнее

Мероприятия (состоится )

QuickSilicon зимний хакатон

Подробнее

Вебинар (состоится 14-01-2021)

Microchip PolarFire® SoC FPGA - часть 4

Подробнее
Все предстоящие события

FPGA-Systems – это живое, постоянно обновляемое и растущее сообщество.
Хочешь быть в курсе всех новостей и актуальных событий в области?
Подпишись на рассылку