Начните статью со страницы мотивации

Автор: mi200

Дата: 31.05.2021 16:44

Категория: Ищу сотрудников

221

0

Syntacore – лидирующая компания-разработчик процессорного IP и инструментов на базе открытой архитектуры RISC-V, приглашает FPGA разработчика в Петербургский офис.

Обязанности:

Отвечать за сборку и отладку процессорных ядер и сложных систем на их основе (многоядерные процессоры, память, высокоскоростная периферия) на различных FPGA платформах (Xilinx, Intel/Altera) для целей прототипирования.

Требования:

  • Опыт работы от 5 лет со сложными системами на базе FPGA (ПЛИС) от Xilinx и/или Intel/Altera;

  • Уверенное владение Vivado и Quartus II:

    • Создание проектов с помощью SoC builders;

    • Оптимизация RTL для FPGA синтеза (DSP blocks, RAMS);

    • Управление placement, incremental flow;

    • Опыт использования встроенных средств отладки (chipscope, embedded analyzer);
  • Обширный опыт работы с vendor-specific IP блоками (Ethernet, USB, PCI-E, DDR, и т.д), практические навыки интеграции и отладки на платформе и в симуляторах, SW bring-up;
  • Хорошее знание Verilog;

  • Навыки bare-metal программирования и низкоуровневой отладки ПО.

Дополнительным преимуществом будут:

  • Знакомство со скриптовыми языками (perl/python/tcl/shell) и make;
  • Опыт работы с Linux и RTOS;
  • Знакомство с архитектурой современных процессоров и вычислительных систем.

Рассмотрим перспективных кандидатов, опыт которых не полностью соответствует требованиям.

Условия:

  • Высокая оплата труда (по результатам собеседования);
  • Оформление по ТК РФ;
  • Интересная и перспективная работа, возможность быстрого профессионального и карьерного роста;
  • Гибкий рабочий график;
  • ДМС, оплачиваемый отпуск и больничный;
  • Возможность публикаций и поездок на конференции.

Ключевые навыки

FPGA   ПЛИС   Verilog  RTL

Контактная информация:

Всего комментариев : 0
avatar

Последние статьи нашего сообщества

ЦОС

Реализация базовых компонентов ЦОС : Комплексный умножитель

Подробнее

Познавательное

Асинхронный и синхронный сброс: Методы проектирования - часть вторая (раздел 5)

Подробнее

Общее

Асинхронный и синхронный сброс: Методы проектирования - часть вторая (раздел 4)

Подробнее

Общее

Асинхронный и синхронный сброс: Методы проектирования - часть вторая (разделы 1, 2, 3)

Подробнее

Познавательное

Что нового в VHDL 2019?

Подробнее

Познавательное

Введение в EDA Playground

Подробнее

Xilinx FPGA

ZYNQ HW: EBAZ4205: часть 2

Подробнее

Xilinx FPGA

ZYNQ HW: EBAZ4205: Часть 1

Подробнее

SystemVerilog

UVM тест таблицы sin/cos

Подробнее

Познавательное

FPGA или микроконтроллер: что же выбрать?

Подробнее
Все статьи

Календарь актуальных событий и мероприятий

Вебинар (состоится )

Вебинар: Kria – новый подход к проектированию встраиваемых систем на ПЛИС Xilinx

Подробнее

Вебинар (состоится )

Очередной вебинар от Doulos по основам UVM

Подробнее

Мероприятия (состоится )

Онлайн-конференция Cadence. Проектирование электроники. 8-9 июня

Подробнее

Вебинар (состоится 18 мая 2021)

Вебинар: Внедрение ИИ в EDGE устройства на FPGA Xilinx

Подробнее

Мероприятия (состоится )

Онлайн-конференция для инженеров по встраиваемым системам

Подробнее

Вебинар (состоится 20 и 26 / 05 / 2021)

Проектирование RTL на Haskell/Clash

Подробнее

Мероприятия (состоится )

Конференция «Теоретические и прикладные аспекты разработки устройств на микроконтроллерах и ПЛИС»

Подробнее

Вебинар (состоится )

Выложены материалы вебинара по развертыванию сверточных нейронных сетей на основе ПЛИС Microchip

Подробнее

Вебинар (состоится )

SoM-модули Trenz Electronic для проектирования и производства устройств на ПЛИС Xilinx. Вебинар

Подробнее

Вебинар (состоится )

Вебинар о построении сверточных нейронных сетей на основе ПЛИС Microchip

Подробнее
Все предстоящие события

FPGA-Systems – это живое, постоянно обновляемое и растущее сообщество.
Хочешь быть в курсе всех новостей и актуальных событий в области?
Подпишись на рассылку