Архив новостей из мира FPGA
Вебинар: Ускорение разработки систем ИИ с помощью Stratus HLS Разработчики имеют множество вариантов реализации системы, которые необходимо учитывать при разработке приложений искусственного интеллекта (ИИ- AI) и машинного обучения (ML), включая графические процессоры, специализированные нейросетевые процессоры или полностью настроенное оборудование. ![]() 717 ![]() Технический вебинар: "Высокоуровневое проектирование на платформе Xilinx" 26 сентября в 10:00.Приглашаем специалистов на бесплатный вебинар «Высокоуровневое проектирование на платформе Xilinx». Вебинар предназначен как для разработчиков, освоивших классический маршрут проектирования для ПЛИС, так для и программистов, желающих научиться программировать ПЛИС на С/С++. Так же приглашаются студенты-старшекурсники, интересующиеся методологиями проектирования на ПЛИС. ![]() Технический вебинар: "Высокоуровневое проектирование на платформе Xilinx" 26 сентября в 10:00.... Читать дальше »![]() 804 ![]() 0 Вебинар: Использование ПЛИС для ускорения Центров Обработки ДанныхПЛИС превосходно справляются с ускорением вычислительно затратных задач в центрах обработки данных. Теперь вы можете узнать о возможностях ускорения приложений в бесплатном вебинаре Intel под названием " Использование ПЛИС для ускорения центров обработки данных.” На этом вебинаре вы узнаете, как можно развер ... Читать дальше » ![]() 2272 ![]() 0 Вебинар: Оптимизация задач ML на eFPGA С появлением встроенных FPGA (Embedded FPGA - eFPGA) в машинное обучение (ML) может быть интегрировано в новые форм-факторы (Mobile Edge Compute, IoT Aggregation и Smart NIC). В этом вебинаре мы демонстрируем FPGA и eFPGA, оптимизированные для ML-приложений. ![]() 738 ![]() 0 Вебинар: Поддержка стандарта MIPI в проектировании встраиваемых систем с использованием FPGA Lattice
20 августа в 18:00 (по московскому времени) Lattice проводит публичный вебинар: Поддержка стандарта MIPI в проектировании встраиваемых систем с использованием FPGA
![]() 711 ![]() 0 Вебинар: Методология наложения ограничений на пересечение тактовых доменов
![]() ![]() 836 ![]() 0 Вебинар: Как развернуть Cortex-M на FPGA Xilinx ![]() 1297 ![]() 0 Вебинар: Обзор IP-ядра Partial Reconfiguration Controller от Xilinx.Компания МакроГрупп проводит вебинар 22 января в 10:00 и 23 января в 14:00 по использованию IP-ядрa от Xilinx – Partial Reconfiguration Controller. План вебинара:
Вебинар: Как быстро спроектировать питание для FPGA и SoC компании Xilinx с помощью компонентов Texas Instruments
На этом вебинаре будет продемонстрированно использовать источники питания фирмы Texas Instruments для FPGA и SoC компании Xilinx: Artix-7, Spartan-7 и Zynq-7000. Программа вебинара:
Вебинар: Достижение высокой производительности и пропускной способности при прототипировании на FPGA компании Intel
Достижение высокой производительности и пропускной способности при прототипировании на FPGA компании Intel
![]() 2421 ![]() 0 |
0